Programma

 

Giorno 1 (17 Ottobre):

Mattina

9.45 - 11.00
Richiamo sistemi campionati
11.30 -  12.45
Tipi di convertitori analogico-digitale moderni: architetture e interfacce; esempi di dispositivi commerciali e non, utilizzati negli esperimenti di fisica.   

Pomeriggio

14.15 - 15.30
Esempi pratici di interfacce digitali degli ADC veloci: bus paralleli, seriali, JESD204 ...  Problematiche di interfacciamento dei convertitori analogico-digitale ad alta velocita' con dispositivi FPGA.
16.00 - 17.30
Progettazione della scheda con convertitori analogico-digitali veloci.

 

Giorno 2 (18 Ottobre):

Mattina

9.45 - 11.00
ENOB, rumore e non linearita' nei convertitori analogico-digitale.
11.30 -  12.45
Tecniche di misura e caratterizzazione di dispositivi. Strumenti di simulazione (es:MATLAB).

Pomeriggio

14.15 - 15.30
Prestazioni di ADC veloci commerciali e non.
16.00 - 17.30
Strumenti di misura per la caratterizzazione degli ADC (esempi pratici di calcolo dell'ENOB, di caratterizzazione del jitter del clock dell'ADC ...).

 

Giorno 3 (19 Ottobre):

Mattina

9.45 - 11.00
Convertitori analogico-digitale interlacciati: progettazione della scheda, calibrazione ed esempi pratici.
11.30 -  12.45
Approfondimento tecnico sui digitalizzatori commerciali per gli esperimenti di fisica.